[1]张培.基于FPGA 的一类纠错码研究及设计[J].苏州市职业大学学报,2008,(02):65-67.
 ZHANG Pei,WANG Yi- pei.The Implementation of a Kind of Cor r ect Code Based on FPGA[J].,2008,(02):65-67.
点击复制

基于FPGA 的一类纠错码研究及设计
分享到:

《苏州市职业大学学报》[ISSN:1008-5475/CN:32-1524/G4]

卷:
期数:
2008年02期
页码:
65-67
栏目:
电子与信息技术
出版日期:
2008-06-25

文章信息/Info

Title:
The Implementation of a Kind of Cor r ect Code Based on FPGA
文章编号:
1008- 5475( 2008) 02- 0065-03
作者:
张培1 2 汪一鸣1
( 1.苏州大学电子信息学院, 江苏苏州215021; 2.苏州市职业大学电子信息工程系, 江苏苏州215104)
Author(s):
ZHANG Pei1 2 WANG Yi- pei1
( 1.Suzhou University, Suzhou 215021, China; 2.Suzhou Vocational University, Suzhou 215104, China)
关键词:
关键词: 现场可编程门阵列 循环码 编码器 译码器 m 序列
Keywords:
Key words: Field Programmable Gate Array cyclical code coder decoder m- sequence
分类号:
TN929.5
文献标志码:
A
摘要:
摘要: 采用现场可编程门阵列FPGA 技术实现数字信号处理, 可以很好地解决并行性、可配置性和速度问题。循环码是线性分组纠错码的一个子集, 它具有防止突发错误的保护功能。提出了采用硬件描述语言进行设计输入的优点, 给出了基于FPGA 的一种系统循环码、编码器、译码器, 以及m 序列发生器的实现办法。
Abstract:
Abstr act: The implementation of digital signal processing by using Field Programmable Gate Array( FPGA) can solve problems including parallel architecture, configurationality and speed. Cyclical code is a kind of liner block correct codes, which can prevent random errors. By using VHDL as the inputted language, the paper gives the implementation of the coder, decoder of a cyclical code and a m_sequence generator based on FPGA.

备注/Memo

备注/Memo:
收稿日期: 2008- 02- 22 基金项目: 国家自然科学基金资助项目( 60572075) 作者简介: 张培( 1979- ) , 女, 江苏徐州人, 讲师, 硕士, 研究方向: 通信与信息系统; 汪一鸣( 1956- ) , 女, 江苏苏州人, 教授, 研究方向: 多媒体通信和无线通信。
更新日期/Last Update: 2008-08-21